我的编程空间,编程开发者的网络收藏夹
学习永远不晚

Verilog编译指令怎么使用

短信预约 -IT技能 免费直播动态提醒
省份

北京

  • 北京
  • 上海
  • 天津
  • 重庆
  • 河北
  • 山东
  • 辽宁
  • 黑龙江
  • 吉林
  • 甘肃
  • 青海
  • 河南
  • 江苏
  • 湖北
  • 湖南
  • 江西
  • 浙江
  • 广东
  • 云南
  • 福建
  • 海南
  • 山西
  • 四川
  • 陕西
  • 贵州
  • 安徽
  • 广西
  • 内蒙
  • 西藏
  • 新疆
  • 宁夏
  • 兵团
手机号立即预约

请填写图片验证码后获取短信验证码

看不清楚,换张图片

免费获取短信验证码

Verilog编译指令怎么使用

这篇“Verilog编译指令怎么使用”文章的知识点大部分人都不太理解,所以小编给大家总结了以下内容,内容详细,步骤清晰,具有一定的借鉴价值,希望大家阅读完这篇文章能有所收获,下面我们一起来看看这篇“Verilog编译指令怎么使用”文章吧。

Verilog 编译指令

编译指令为 Verilog 代码的撰写、编译、调试等提供了极大的便利。

下面介绍下完整的 8 种编译指令,其中前 4 种使用频率较高。

define, undef

在编译阶段,`define 用于文本替换,类似于 C 语言中的 #define

一旦 `define 指令被编译,其在整个编译过程中都会有效。例如,在一个文件中定义:

`define    DATA_DW     32

则在另一个文件中也可以直接使用 DATA_DW。

`define    S     $stop;   //用`S来代替系统函数$stop; (包括分号)`define    WORD_DEF   reg [31:0]       //可以用`WORD_DEF来声明32bit寄存器变量

`undef 用来取消之前的宏定义,例如:

`define    DATA_DW     32……reg  [DATA_DW-1:0]    data_in   ;……`undef DATA_DW`ifdef, `ifndef, `elsif, `else, `endif

这些属于条件编译指令。例如下面的例子中,如果定义了 MCU51,则使用第一种参数说明;如果没有定义 MCU、定义了 WINDOW,则使用第二种参数说明;如果 2 个都没有定义,则使用第三种参数说明。

`ifdef       MCU51    parameter DATA_DW = 8   ;`elsif       WINDOW    parameter DATA_DW = 64  ;`else    parameter DATA_DW = 32  ;`endif

elsif, else 编译指令对于 ifdef 指令是可选的,即可以只有 ifdef 和 `endif 组成一次条件编译指令块。

当然,也可用 `ifndef 来设置条件编译,表示如果没有相关的宏定义,则执行相关语句。

下面例子中,如果定义了 WINDOW,则使用第二种参数说明。如果没有定义 WINDOW,则使用第一种参数说明。

`ifndef     WINDOW    parameter DATA_DW = 32 ;   `else    parameter DATA_DW = 64 ; `endif

`include

使用 `include 可以在编译时将一个 Verilog 文件内嵌到另一个 Verilog 文件中,作用类似于 C 语言中的 #include 结构。该指令通常用于将全局或公用的头文件包含在设计文件里。

文件路径既可以使用相对路径,也可以使用绝对路径。

`include         "../../param.v"`include         "header.v"

`timescale

在 Verilog 模型中,时延有具体的单位时间表述,并用 `timescale 编译指令将时间单位与实际时间相关联。

该指令用于定义时延、仿真的单位和精度,格式为:

time_unit 表示时间单位,time_precision 表示时间精度,它们均是由数字以及单位 s(秒),ms(毫秒),us(微妙),ns(纳秒),ps(皮秒)和 fs(飞秒)组成。时间精度可以和时间单位一样,但是时间精度大小不能超过时间单位大小,例如下面例子中,输出端 Z 会延迟 5.21ns 输出 A&B 的结果。

`timescale 1ns/100ps    //时间单位为1ns,精度为100ps,合法//`timescale 100ps/1ns  //不合法module AndFunc(Z, A, B);    output Z;    input A, B ;    assign #5.207 Z = A & Bendmodule

在编译过程中,timescale 指令会影响后面所有模块中的时延值,直至遇到另一个 timescale 指令或 `resetall 指令。

由于在 Verilog 中没有默认的 timescale,如果没有指定 timescale,Verilog 模块就有会继承前面编译模块的 `timescale 参数。有可能导致设计出错。

如果一个设计中的多个模块都带有 `timescale 时,模拟器总是定位在所有模块的最小时延精度上,并且所有时延都相应地换算为最小时延精度,时延单位并不受影响。例如:

`timescale 10ns/1ns      module test;    reg        A, B ;    wire       OUTZ ;     initial begin        A     = 1;        B     = 0;        # 1.28    B = 1;        # 3.1     A = 0;    end     AndFunc        u_and(OUTZ, A, B) ;endmodule

在模块 AndFunc 中,5.207 对应 5.21ns。

在模块 test 中,1.28 对应 13ns,3.1 对应 31ns。

但是,当仿真 test 时,由于 AndFunc 中的最小精度为 100ps,因此 test 中的时延精度将进行重新调整。13ns 将对应 130100ps,31ns 将对应 310100ps。仿真时,时延精度也会使用 100ps。仿真时间单位大小没有影响。

如果有并行子模块,子模块间的 `timescale 并不会相互影响。

例如在模块 test 中再例化一个子模块 OrFunc。仿真 test 时,OrFunc 中的 #5.207 延时依然对应 52ns。

//子模块:`timescale 10ns/1ns      //时间单位为1ns,精度为100ps,合法module OrFunc(Z, A, B);    output Z;    input A, B ;    assign #5.207 Z = A | Bendmodule //顶层模块:`timescale 10ns/1ns      module test;    reg        A, B ;    wire       OUTZ ;    wire       OUTX ;     initial begin        A     = 1;        B     = 0;        # 1.28    B = 1;        # 3.1     A = 0;    end     AndFunc        u_and(OUTZ, A, B) ;    OrFunc         u_and(OUTX, A, B) ; endmodule

此例中,仿真 test 时,OrFunc 中的 #5.207 延时依然对应 52ns。

`timescale 的时间精度设置是会影响仿真时间的。时间精度越小,仿真时占用内存越多,实际使用的仿真时间就越长。所以如果没有必要,应尽量将时间精度设置的大一些。

`default_nettype

该指令用于为隐式的线网变量指定为线网类型,即将没有被声明的连线定义为线网类型。

该实例定义的缺省的线网为线与类型。因此,如果在此指令后面的任何模块中的连线没有说明,那么该线网被假定为线与类型。

该实例定义后,将不再自动产生 wire 型变量。

例如下面第一种写法编译时不会报 Error,第二种写法编译将不会通过。

//Z1 无定义就使用,系统默认Z1为wire型变量,有 Warning 无 Errormodule test_and(        input      A,        input      B,        output     Z);    assign Z1 = A & B ;  endmodule
//Z1无定义就使用,由于编译指令的存在,系统会报Error,从而检查出书写错误`default_nettype nonemodule test_and(        input      A,        input      B,        output     Z);    assign Z1 = A & B ;  endmodule

`resetall

该编译器指令将所有的编译指令重新设置为缺省值。

`resetall 可以使得缺省连线类型为线网类型。

当 resetall 加到模块最后时,可以将当前的 timescale 取消防止进一步传递,只保证当前的 timescale 在局部有效,避免 timescale 的错误继承。

celldefine, endcelldefine

这两个程序指令用于将模块标记为单元模块,他们包含模块的定义。例如一些与、或、非门,一些 PLL 单元,PAD 模型,以及一些 Analog IP 等。

`celldefinemodule (    input      clk,    input      rst,    output     clk_pll,    output     flag);        ……endmodule`endcelldefine

unconnected_drive, nounconnected_drive

在模块实例化中,出现在这两个编译指令间的任何未连接的输入端口,为正偏电路状态或者为反偏电路状态。

`unconnected_drive pull1. . . / *在这两个程序指令间的所有未连接的输入端口为正偏电路状态(连接到高电平) * /`nounconnected_drive`unconnected_drive pull0. . . / *在这两个程序指令间的所有未连接的输入端口为反偏电路状态(连接到低电平) * /`nounconnected_drive

以上就是关于“Verilog编译指令怎么使用”这篇文章的内容,相信大家都有了一定的了解,希望小编分享的内容对大家有帮助,若想了解更多相关的知识内容,请关注编程网行业资讯频道。

免责声明:

① 本站未注明“稿件来源”的信息均来自网络整理。其文字、图片和音视频稿件的所属权归原作者所有。本站收集整理出于非商业性的教育和科研之目的,并不意味着本站赞同其观点或证实其内容的真实性。仅作为临时的测试数据,供内部测试之用。本站并未授权任何人以任何方式主动获取本站任何信息。

② 本站未注明“稿件来源”的临时测试数据将在测试完成后最终做删除处理。有问题或投稿请发送至: 邮箱/279061341@qq.com QQ/279061341

Verilog编译指令怎么使用

下载Word文档到电脑,方便收藏和打印~

下载Word文档

猜你喜欢

Verilog编译指令怎么使用

这篇“Verilog编译指令怎么使用”文章的知识点大部分人都不太理解,所以小编给大家总结了以下内容,内容详细,步骤清晰,具有一定的借鉴价值,希望大家阅读完这篇文章能有所收获,下面我们一起来看看这篇“Verilog编译指令怎么使用”文章吧。V
2023-07-06

Verilog  8 种编译指令使用详解

这篇文章主要介绍了Verilog  8 种编译指令使用详解
2023-05-15

mp-vue编译指令如何使用

本文小编为大家详细介绍“mp-vue编译指令如何使用”,内容详细,步骤清晰,细节处理妥当,希望这篇“mp-vue编译指令如何使用”文章能帮助大家解决疑惑,下面跟着小编的思路慢慢深入,一起来学习新知识吧。首先我们来看一下不同文件的生成"scr
2023-07-04

C++的using声明和using编译指令怎么使用

这篇文章主要介绍“C++的using声明和using编译指令怎么使用”,在日常操作中,相信很多人在C++的using声明和using编译指令怎么使用问题上存在疑惑,小编查阅了各式资料,整理出简单好用的操作方法,希望对大家解答”C++的usi
2023-06-22

java反编译指令有什么用

Java反编译指令是用来将已经编译过的Java字节码文件(.class文件)转换回Java源代码文件(.java文件)。这个过程称为反编译。反编译指令的主要用途如下:学习和理解已编译的Java代码:通过反编译指令,可以将已编译的Java代
2023-10-26

怎么用命令行编译java文件

这篇“怎么用命令行编译java文件”文章的知识点大部分人都不太理解,所以小编给大家总结了以下内容,内容详细,步骤清晰,具有一定的借鉴价值,希望大家阅读完这篇文章能有所收获,下面我们一起来看看这篇“怎么用命令行编译java文件”文章吧。命令行
2023-07-06

linux系统的编译命令怎么用

本篇内容介绍了“linux系统的编译命令怎么用”的有关知识,在实际案例的操作过程中,不少人都会遇到这样的困境,接下来就让小编带领大家学习一下如何处理这些情况吧!希望大家仔细阅读,能够学有所成!linux系统的编译命令是“Make”。在lin
2023-07-04

ARMv8汇编指令adrp和adr怎么使用

这篇文章主要介绍“ARMv8汇编指令adrp和adr怎么使用”,在日常操作中,相信很多人在ARMv8汇编指令adrp和adr怎么使用问题上存在疑惑,小编查阅了各式资料,整理出简单好用的操作方法,希望对大家解答”ARMv8汇编指令adrp和a
2023-06-22

Ubuntu上怎么编译gcc命令

这篇文章主要讲解了“Ubuntu上怎么编译gcc命令”,文中的讲解内容简单清晰,易于学习与理解,下面请大家跟着小编的思路慢慢深入,一起来研究和学习“Ubuntu上怎么编译gcc命令”吧!1.打开终端,输入以下命令编辑hello.cpp文件。
2023-07-04

Fedora Makefile编译器怎么使用

这篇文章主要讲解了“Fedora Makefile编译器怎么使用”,文中的讲解内容简单清晰,易于学习与理解,下面请大家跟着小编的思路慢慢深入,一起来研究和学习“Fedora Makefile编译器怎么使用”吧!一、Fedora Makefi
2023-06-16

GCC编译工具怎么使用

GCC是一款开源的编译器工具套件,可以用于编译C、C++、Objective-C等程序。下面是GCC编译工具的基本使用方法:1. 安装GCC:首先需要安装GCC编译工具。在Linux系统中,可以通过包管理器安装,例如在Ubuntu中可以使用
2023-09-12

怎么使用VC++ 6.0编译器

怎么使用VC++ 6.0编译器,相信很多没有经验的人对此束手无策,为此本文总结了问题出现的原因和解决方法,通过这篇文章希望你能解决这个问题。VC++ 6.0编译作为一个高效的.NET程序语言。其混合了函数语言和物件导向程序编制语言,并且**
2023-06-17

java反编译class命令如何使用

要使用Java反编译class命令,你需要安装并配置Java的反编译工具,比如JD-GUI或Jad。然后,可以按照以下步骤使用反编译命令:1. 下载并安装JD-GUI或Jad工具。2. 将要反编译的class文件放在一个目录中。3. 打开命
2023-10-20

Verilog语言表达式怎么使用

这篇文章主要介绍了Verilog语言表达式怎么使用的相关知识,内容详细易懂,操作简单快捷,具有一定借鉴价值,相信大家阅读完这篇Verilog语言表达式怎么使用文章都会有所收获,下面我们一起来看看吧。表达式表达式由操作符和操作数构成,其目的是
2023-07-06

C语言预编译怎么使用

这篇文章主要介绍“C语言预编译怎么使用”的相关知识,小编通过实际案例向大家展示操作过程,操作方法简单快捷,实用性强,希望这篇“C语言预编译怎么使用”文章能帮助大家解决问题。1、内置符号这些符号都可以直接使用:__FILE__
2023-06-30

redis++怎么编译、安装及使用

这篇“redis++怎么编译、安装及使用”文章的知识点大部分人都不太理解,所以小编给大家总结了以下内容,内容详细,步骤清晰,具有一定的借鉴价值,希望大家阅读完这篇文章能有所收获,下面我们一起来看看这篇“redis++怎么编译、安装及使用”文
2023-07-05

c语言编译器怎么使用

使用 c 语言编译器需要以下步骤:1. 选择编译器(如 gcc、clang 或 visual c++);2. 安装编译器;3. 编写 c 程序(.c 文件);4. 使用编译命令(如 gcc filename.c -o output_file
c语言编译器怎么使用
2024-05-15

Verilog语言的循环语句怎么使用

这篇文章主要介绍“Verilog语言的循环语句怎么使用”,在日常操作中,相信很多人在Verilog语言的循环语句怎么使用问题上存在疑惑,小编查阅了各式资料,整理出简单好用的操作方法,希望对大家解答”Verilog语言的循环语句怎么使用”的疑
2023-07-06

linux如何使用make命令编译文件

在Linux中,使用make命令可以自动化编译源代码文件。首先,确保你的Linux系统已经安装了make工具。如果没有安装,可以使用以下命令安装:```sudo apt-get install make```接下来,进入包含源代码的目录,通
2023-09-22

Apache RewriteBase指令怎么使用

在Apache配置文件中使用RewriteBase指令可以设置重写规则中的基本路径。该指令用于指定相对于网站根目录的基本路径,以便在重写规则中使用相对路径而不是绝对路径。使用方法如下:RewriteBase /path/to/your/
Apache RewriteBase指令怎么使用
2024-03-08

编程热搜

  • Python 学习之路 - Python
    一、安装Python34Windows在Python官网(https://www.python.org/downloads/)下载安装包并安装。Python的默认安装路径是:C:\Python34配置环境变量:【右键计算机】--》【属性】-
    Python 学习之路 - Python
  • chatgpt的中文全称是什么
    chatgpt的中文全称是生成型预训练变换模型。ChatGPT是什么ChatGPT是美国人工智能研究实验室OpenAI开发的一种全新聊天机器人模型,它能够通过学习和理解人类的语言来进行对话,还能根据聊天的上下文进行互动,并协助人类完成一系列
    chatgpt的中文全称是什么
  • C/C++中extern函数使用详解
  • C/C++可变参数的使用
    可变参数的使用方法远远不止以下几种,不过在C,C++中使用可变参数时要小心,在使用printf()等函数时传入的参数个数一定不能比前面的格式化字符串中的’%’符号个数少,否则会产生访问越界,运气不好的话还会导致程序崩溃
    C/C++可变参数的使用
  • css样式文件该放在哪里
  • php中数组下标必须是连续的吗
  • Python 3 教程
    Python 3 教程 Python 的 3.0 版本,常被称为 Python 3000,或简称 Py3k。相对于 Python 的早期版本,这是一个较大的升级。为了不带入过多的累赘,Python 3.0 在设计的时候没有考虑向下兼容。 Python
    Python 3 教程
  • Python pip包管理
    一、前言    在Python中, 安装第三方模块是通过 setuptools 这个工具完成的。 Python有两个封装了 setuptools的包管理工具: easy_install  和  pip , 目前官方推荐使用 pip。    
    Python pip包管理
  • ubuntu如何重新编译内核
  • 改善Java代码之慎用java动态编译

目录